Preview

Труды Института системного программирования РАН

Расширенный поиск
Полноэкранный режим

Для цитирования:


РОМАНОВА Д.С., НЕПОМНЯЩИЙ О.В., РЫЖЕНКО И.Н., ЛЕГАЛОВ А.И., СИРОТИНИНА Н.Ю. Метод редукции параллелизма в процессе высокоуровнего синтеза цифровых интегральных схем. Труды Института системного программирования РАН. 2022;34(1):69-72. https://doi.org/10.15514/ISPRAS-2022-34(1)-5

For citation:


ROMANOVA D.S., NEPOMNYASHCHIY O.V., RYZHENKO I.N., LEGALOV A.I., SIROTININA N.Yu. Parallelism reduction method in the high-level VLSI synthesis implementation. Proceedings of the Institute for System Programming of the RAS (Proceedings of ISP RAS). 2022;34(1):69-72. https://doi.org/10.15514/ISPRAS-2022-34(1)-5



Creative Commons License
Контент доступен под лицензией Creative Commons Attribution 4.0 License.


ISSN 2079-8156 (Print)
ISSN 2220-6426 (Online)